基于FPGA多路机载冗余图像处理系统的设计与实现

时间:2022-04-25 12:08:58

基于FPGA多路机载冗余图像处理系统的设计与实现

摘 要: 采用以FPGA作为核心处理器,实现了对多路DVI视频冗余信号的解码、编码、实时处理以及输出显示,并且信号通道增加冗余设计,因而加强了系统的稳定性和可靠性。电路设计简洁,具有较强的灵活性和扩展性。通过实际测试结果表明,系统能够流畅地对1 600×1 200分辨率,60 Hz刷新率,24位真彩色的高清视频进行实时处理,其系统可靠、稳定,实用性强。

关键词: DVI; 缓存; 真彩色; 高清视频; 冗余设计

中图分类号: TN710?34; TP271+.5 文献标识码: A 文章编号: 1004?373X(2013)23?0161?04

Design and implementation of FPGA?based multi?channel airborne redundancy image process system

ZHAO Xiao?zhen, LIU Bo, ZHU Biao, CHEN Wen?ming

(National Engineering Laboratory of Special Display Technology, Key Laboratory of Modern Display Technology of Anhui Province,

AVIC Huadong Photoelectric Co., Ltd., Wuhu 241002, China)

Abstract: The decoding, coding, real?time process and output display of multi?channel DVI video redundancy signal process system is realized by using FPGA as core processor. Furthermore, the addition of signal channel to redundant design makes the system more stable and reliable. The circuit not only has a simple design, but also has better expandability and agility. The actual testing results indicated that the system can process high?definition video with 24bit true color, 1600×1200 resolution and 60Hz refresh rate smoothly, and it is reliable, stable and practicable.

Keywords: DVI; buffer storage; true color; high?definition video; redundant design

0 引 言

DVI(数字视频接口)是当前数字显示领域研究和应用的热点,面向DVI输出的视频处理技术不仅解决了显示器高分辨率、高刷新率等问题,而且提高了稳定性和显示性能,并进一步降低了平板显示器的成本。因此,面向DVI输出的视频控制器的研究具有十分重要的现实意义。

根据DVI标准,一条TMDS通道可以达到165 MHz的工作频率和10 b接口,也就是可以提供1.65 Gb/s的带宽,这足以应付1 920×1 080@60 Hz(23寸LCD)的显示要求。另外,为了扩充兼容性,DVI还可以使用第二条TMDS通道,这样其带宽将会超过3 Gb/s。也正是由于其较高的带宽优势,目前DVI已经成为了IT业界最具前途的规范[1]。

DVI具有支持高带宽数据传输和高清晰图像显示的优点。模拟视频的显示是通过数字到模拟到数字的转化实现的,而DVI接口无需进行这些转换,直接数字到数字,避免了信号转换而带来的图像质量损失,使图像的清晰度和细节表现力都得到了大大提高。基于以上优点,DVI接口被广泛应用于航空、航天等领域。

1 总体方案设计

1.1 总体方案原理框图

用户输入4路DVI信号,然后根据输入信号特性进行选择,将视频信号实时显示在液晶屏上。另外,将实时显示的图像回送给记录仪,此时记录仪实时记录当前的信息以及故障信息,确保在全任务阶段图像显示的正确性。根据设计要求,选择Altera公司生产的FPGA芯片EP2S30F1020I4为主控芯片,配置芯片选用EPCS16SI16N。利用FPGA内部丰富的逻辑资源和强大的IP核,配以相应的外部电路,构建出一个灵活、简洁、可靠的机载视频图形处理系统的嵌入式硬件模块[2]。其总体方案原理框图如图1所示。

1.2 DVI编解码设计

在很多设计中,设计人员为了方便,简化电路,可能不会增加均衡器,对输入信号不进行处理。从而在后期的产品试验过程中,很容易就会出现信号显示质量差,兼容性差的缺陷,导致整个产品重新设计或整改,延缓了产品交货进度。根据用户输入的视频特性,本文采用均衡器+DVI编、解码器的方式,对输入、输出信号进行转换处理。这样处理有如下优点:传输距离较长,信号干扰小;电路简单,设计灵活、可靠;系统速度快、灵活性强、功能可扩展,系统兼容性好。

图1 总体方案原理框图

在本系统中,选用TI公司生产的均衡器DS16EV5110,该器件具有功耗低、体积小、电路简单等特点[3]。另外,DVI编解码芯片选用TI公司生产的芯片TFP401和TFP410,同样具有功耗低、体积小、电路简单等特点。该器件控制引脚直接连接至FPGA,可以很好控制这些器件的工作状态,以便减小功耗。并且,整个FPGA内部逻辑控制简单、可靠。

在硬件电路设计中,还需要考虑高频特性对信号的影响。整个系统显示的分辨率为1 600×1 200@60 Hz,信号位为真彩色24 b,采用奇偶方式,参考时钟162 MHz,DVI编码时钟为10×162 MHz=1.62 GHz,其编码码元理论宽度仅为[t=11.62]Hz=0.62 ns,则码元的最大变化时间应在[0.624=]0.16 ns之内[4?5]。考虑数据传输的可靠性和稳定性,采用双像素传输,可以大大降低信号采样频率。此外,还要考虑到PCB布局地线的完整性和供电去耦特性。其编解码芯片混合信号的供电参考电路如图2所示。

2 SDRAM视频缓存设计

2.1 SDRAM选择依据

整个系统显示的分辨率为1 600×1 200@60 Hz,信号位为真彩色24 b,则一帧图像所需需要存储的容量[C=]1 600×1 200×24=46 080 000 b≈47 Mb;考虑到SDRAM乒乓操作和容量等问题,选用MICRO公司生产的容量为128M的MT48LC4M32B2TG?6器件,速度等级6,时钟频率达到166 MHz。该器件具有32根数据线和12根地址线,还有一些控制线。通过在FPGA内部搭建逻辑控制单元,可以很好的控制SDRAM视频信号的翻转等操作[6]。

图2 编、解码芯片供电参考电路

2.2 FPGA内部原理逻辑框图

FPGA内部原理逻辑框图如图3所示。

图3 FPGA内部原理逻辑框图

2.2.1 FPGA内部逻辑功能介绍

(1)信号输入模块

这部分的主要功能是接收外部输入的视频信号,增强输入信号的驱动能力,为信号的后续处理做准备。其用Verilog 语言实现的逻辑代码如下所示:

always@(posedge clk or negedge reset)

begin

if(!reset)

begin

rout

gout

bout

hsy

vsy

den

end

else

begin

rout

gout

bout

hsy

vsy

den

end

end

assign r=rout[7:0];

assign g=gout[7:0];

assign b=bout[7:0];

assign hs=hsy;

assign vs=vsy;

assign de=den;

assign pixel_clk=clk;

(2)数据流选择模块

根据需要选择两路输入视频信号中的一路进行输出。

(3)SDRAM乒乓操作和控制模块

由于SDRAM乒乓操作具有节省缓冲区空间、流水线式算法以及低速模块处理高速数据流的特点。因此,本设计采用乒乓操作SDRAM。

SDRAM作为整个图像处理系统的缓存,起着至关重要的作用。它将外部输入的图像按帧存入SDRAM中,然后按帧将图像数据送到外部继续处理。FPGA的控制逻辑所需要完成的功能有:接收来自外部的图像数据,并进行缓冲和数据重组,产生符合SDRAM控制器位宽的数据信号;产生对SDRAM的读、写命令和地址,并将它们寄存在FIFO中,随时供SDRAM控制器提取。因此,系统需要一个地址产生逻辑;对SDRAM进行直接控制,将用户产生的地址命令进行解析,产生读/写、刷新等一系列操作,对SDRAM发出的各种命令要符合特定的时序要求。在上电的时候还必须完成对SDRAM的初始化工作;建立用户与SDRAM的数据通道,在SDRAM和用户接口之间传递需要写入或者读出的数据,并且调整对应读/写操作的DQS信号时序,使其满足SDRAM的要求;缓存从SDRAM中读出的数据,由于直接读出的速度非常高,直接处理会对后端产生很大的压力。因此,需要进行缓存之后才送到后续处理。

(4)输出时序生成模块

这部分模块的主要功能是对SDRAM进行操作,生成需要的视频时序信号以及生成驱动液晶屏的视频信号。

2.2.2 SDRAM操作

为了满足前后端数据流匹配,并实时发送,这里采用了SDRAM读写交替进行的读写方式。

SDRAM 读到写时序图如图4所示。写入和读出操作的发起是由行激活命令开始的,命令为10011,发起的同时sdram_addr送入列地址,发起写入读出命令时送入行地址。写入命令与数据同步,读出命令在发出后潜伏期时间后送出数据到端口,sdram_data为SDRAM的输入输出数据端口。预冲方式采用了自动预冲,即在发起读写命令时将地址位A10置高就可以在读写操作后SDRAM内部自动进行预冲操作,不需要发出额外命令,自动预冲占用4个时钟周期[6]。

图4 SDRAM 读到写时序图

3 仿真分析以及测试结果

读写操作交替进行仿真图如图5所示。图5中包含了两个写入操作,一个读取操作。

图5 读写操作交替进行仿真图

SDRAM在完成读写操作的同时还需要完成每64 ms全行(4 096行)自动刷新操作,为所有行进行充电,不然就会导致SDRAM内的数据丢失。自动刷新时序图如图6所示。这里将自动刷新操作穿插在读写当中,经计算为15 μs需进行一次自动刷新操作,通过一个计数器每15 μs发起一次自动刷新请求,程序检测到自动刷新操作请求后进行自动刷新操作然后再进行读写操作,自动刷新操作占用10个时钟周期。图7为写和读之间穿插了一次自动刷新操作,操作命令为10001。

测试结果证明,该缓存系统实现了预定功能,可以对视频数据进行更方便的操作与管理。SDRAM操作前与操作后图形效果对比如图8所示。

图6 SDRAM自动刷新时序图

图7 自动刷新仿真图

图8 SDRAM操作前与操作后图形效果对比

4 结 语

本文介绍了某机载实时冗余视频图形处理系统的硬件电路设计方案,该系统利用FPGA设计结构化状态机实现对SDRAM的控制,完成了对数据的缓存设计,实现了对多路DVI视频冗余信号的解码、编码、实时处理以及输出显示。该系统电路设计简洁,具有速度快、可靠性高、灵活性强和功能可扩展等优点。并且,由于信号通道增加冗余设计,因而加强了系统显示的稳定性和可靠性。本系统已经投入使用,其性能可靠、稳定,实用性强。该方法值得推广。

参考文献

[1] 刘金岭,杨凤霞.DVI接口的TMDS差分信号研究[J].微计算机信息,2006,22(25):198?200.

[2] 杨强浩.基于EDK的FPGA嵌入式系统开发[M].北京:机械工业出版社,2008.

[3] National Semiconductor. Video equalizer for DVI, HDMI sink?side applications DS16EV5110 datasheet [M]. USA: National Semiconductor, 2008.

[4] Texas Instruments. TI panelBus digital receiver TFP401 datasheet [M]. USA: Texas Instruments, 2003.

[5] Texas Instruments. TI PanelBus DIGITAL TRANSMITER TFP410 datasheet [M]. USA: Texas Instruments, 2011.

[6] Micron Technology. SDRAM datasheet [M]. USA: Micron Technology, 2002.

作者简介:赵小珍 男,1981年出生,甘肃天水人,工程师。主要从事LED驱动技术、测控技术以及光电显示等方面的研究。

上一篇:基于NI智能FPGA板卡的通用数据采集系统设计 下一篇:基于OpenMP的电磁场FDTD多核并行程序设计